Etude et realisation d'un processeur SIMD

Etude et realisation d'un processeur SIMD PDF Author: Belkacem Zerrouk
Publisher:
ISBN:
Category :
Languages : fr
Pages : 0

Get Book Here

Book Description

Etude et realisation d'un processeur SIMD

Etude et realisation d'un processeur SIMD PDF Author: Belkacem Zerrouk
Publisher:
ISBN:
Category :
Languages : fr
Pages : 0

Get Book Here

Book Description


ETUDE ET REALISATION DU PROCESSEUR ELEMENTAIRE D'UN OPERATEUR VECTORIEL A RESEAU D'INTERCONNEXION

ETUDE ET REALISATION DU PROCESSEUR ELEMENTAIRE D'UN OPERATEUR VECTORIEL A RESEAU D'INTERCONNEXION PDF Author: ROBERT.. PINTI
Publisher:
ISBN:
Category :
Languages : fr
Pages : 208

Get Book Here

Book Description
ON ETUDIE D'ABORD LES LIAISONS AVEC LES AUTRES ELEMENTS, PUIS ON DEDUIT LES DIFFERENTES FONCTIONS QUI SONT INTEGREES AU PROCESSEUR, NOTAMMENT UN SYSTEME DE CALCUL D'ADRESSE DANS LA MEMOIRE VECTORIELLE ET DE DECODAGE DES INSTRUCTIONS EN MODE SPMD. DANS LA SECONDE PARTIE, ON PRESENTE L'ETUDE DE PLUSIEURS APPLICATIONS ET ON VALIDE LES CONCEPTS INTRODUITS PAR UNE SIMULATION DU CALCULATEUR. LES RESULTATS OBTENUS MONTRENT QU'EN MODE VECTORIEL SIMD OPSILA PRESENTE UN RENDEMENT COMPARABLE AUX MACHINES VECTORIELLES EXISTANTES

Contribution a l'etude des architectures pyramidales massivement paralleles : realisation d'un processeur elementaire et d'un modele de controle dynamique multi-SIMD

Contribution a l'etude des architectures pyramidales massivement paralleles : realisation d'un processeur elementaire et d'un modele de controle dynamique multi-SIMD PDF Author: Yang Ni
Publisher:
ISBN:
Category :
Languages : fr
Pages : 0

Get Book Here

Book Description


Elaboration et validation de LAPMAM

Elaboration et validation de LAPMAM PDF Author: Domingo Torres Lucio
Publisher:
ISBN:
Category :
Languages : fr
Pages : 158

Get Book Here

Book Description
Les processeurs parallèles à architecture monodimensionnelle présentent un bon compromis entre complexité matérielle et performances de traitement pour des applications de traitement d'images. LAPCAM (Linear Array Processors with Content addressable Memory) se classe dans cette catégorie et une étude théorique initiale à montré les performances intéressantes de cette architecture en comparaison avec des machines de même complexité. L'association originale d'un réseau linéaire de processeurs élémentaires et d'une mémoire CAM matricielle communicant à travers un réseau arborescent a permis l'élaboration d'algorithmes parallèles, tels que l'étiquetage de composantes connexes, dont la nature globale, par rapport aux données de l'image, rend son implantation peu efficace sur un microprocesseur. Les grandes lignes de l'architecture étant fixées une première étape du travail a été de définir de manière optimale, dans un objectif d'intégration VLSI, les bus de communication inter processeurs et entre processeurs et mémoire. Dans ce but, et compte tenu des différents modes de circulation des données, l'architecture de la mémoire a été reprécisée et des fonctions telles que RAM et FIFO furent optimisées. Pour compléter l'étude les entrées et sorties des données images furent également optimisées pour permettre un chargement parallèle aux processus de traitement en cours. La seconde phase a été consacrée à la définition des modes d'exécution des algorithmes et, par là même, à l'élaboration détaillée du processeur élémentaire. Le traitement bas niveau d'image conduit naturellement à faire fonctionner les PE en SIMD (Single Instruction Multiple Data). Les contraintes de réalisation d'un circuit intégré VLSI interdisent à priori la mise en oeuvre d'un fonctionnement MIMD pourtant nécessaire dans le cas de traitements de haut niveau. L'originalité du processeur élémentaire étudié est de permettre un fonctionnement MIMD limité sans pour autant alourdir l'architecture. Son architecture est de type RISC à instructions longues (VLIW) dont le jeu "standard" est complété par des instructions spécifiques aux multiples modes d'accès des mémoires ainsi qu'au fonctionnement en MIMD. Le contrôle de l'architecture parallèle, désormais, nommée LAPMAM (Linear Array Processors with Multi-mode Access Memory) est réalisé par un processeur hôte déterminant à chaque instant les opérations à exécuter par les PE. Les instructions de LAPMAM sont également très longues (VLIW) et comprennent les instructions et sous-instructions des PE ainsi que celles spécifiques au contrôle des communications en particulier du réseau arborescent. La dernière phase du travail, consacrée à l'implantation de LAPMAM en cellules logiques, grâce aux outils CADENCE, a pour objectif d'évaluer la faisabilité de l'architecture. Le développement d'un interpréteur de commande a permis l'exécution, sur le processeur synthétisé, d'algorithmes parallèles originaux, tels que filtrage médian, histogramme et étiquetage. Ces simulations au niveau logique confirment les très bonnes performances de LAPMAM comparées à d'autres solutions monodimensionnelles.

CONTRIBUTION A L'ETUDE DES ARCHITECTURES PYRAMIDALES MASSIVEMENT PARALLELES. REALISATION D'UN PROCESSEUR ELEMENTAIRE ET D'UN MODELE DE CONTROLE DYNAMIQUE MULTI-SIMD

CONTRIBUTION A L'ETUDE DES ARCHITECTURES PYRAMIDALES MASSIVEMENT PARALLELES. REALISATION D'UN PROCESSEUR ELEMENTAIRE ET D'UN MODELE DE CONTROLE DYNAMIQUE MULTI-SIMD PDF Author: Yang Ni
Publisher:
ISBN:
Category :
Languages : fr
Pages :

Get Book Here

Book Description
CE TRAVAIL PRESENTE LA REALISATION D'UN CIRCUIT VLSI DU PROCESSEUR ELEMENTAIRE DE SPHINX (UNE MACHINE PYRAMIDALE MASSIVEMENT PARALLELE DEDIEE AU TRAITEMENT D'IMAGES), ET UNE ETUDE SUR LE MECANISME DE CONTROLE DE CETTE MACHINE. A PARTIR D'UNE ANALYSE DE L'ARCHITECTURE DE SPHINX, ET DES OPERATEURS EFFECTUES PAR DES ALGORITHMES PYRAMIDAUX TYPIQUES, NOUS SPECIFIONS L'ARCHITECTURE DU PROCESSEUR ELEMENTAIRE. NOUS DECRIVONS LA CONCEPTION, L'OPTIMISATION, L'IMPLEMENTATION, ET LE TEST DU CIRCUIT VLSI CMOS COMPRENANT 16 PROCESSEURS ELEMENTAIRES SUR UNE PUCE DE SILICIUM D'ENVIRON 80 MM#2 (100000 TRANSISTORS). L'ARCHITECTURE SPHINX CONSISTE EN UN ENSEMBLE DE COUCHES DE PROCESSEURS SIMD, ET UNE EXECUTION PARALLELE ENTRE CES DIFFERENTES COUCHES PEUT AMELIORER LA PERFORMANCE GLOBALE. DANS CETTE THESE, NOUS PROPOSONS DEUX MECANISMES DE CONTROLE MULTI-SIMD POUR SPHINX, L'UN BASE SUR LE CONCEPT DE MACRO-PIPELINE ORIENTE VERS UN CONTROLE STATIQUE ET L'AUTRE SUR LE CONEPT DE CSP (COMMUNICATING SEQUENTIEL PROCESSES) ORIENTE VERS UN CONTROLE DYNAMIQUE. NOUS AVONS DEVELOPPE UN SYSTEME DE SIMULATON DE SPHINX A LA FOIS POUR LE RESEAU DE PROCESSEURS ELEMENTAIRES ET POUR UN CONTROLEUR MULTI-SIMD. PLUSIEURS ALGORITHMES DE TRAITEMENT D'IMAGES ONT ETE ECRITS ET SIMULES AVEC DE SYSTEME DE SIMULATION ET DONNENT DES RESULTATS ENCOURAGEANTS

POMP

POMP PDF Author: RONAN.. KERYELL
Publisher:
ISBN:
Category :
Languages : fr
Pages : 375

Get Book Here

Book Description
LE PARALLELISME EST UN MOYEN EFFICACE D'AUGMENTER LES PERFORMANCES DES ORDINATEURS PLUS RAPIDEMENT QUE L'EVOLUTION TECHNOLOGIQUE DES COMPOSANTS ELEMENTAIRES LE PERMET A PRIORI. UNE CLASSE DE PARALLELISME, LE PARALLELISME DE DONNEES, EST PARTICULIEREMENT INTERESSANTE CAR ELLE REFLETE BIEN LE PARALLELISME HABITUEL DES ALGORITHMES DE CALCUL NUMERIQUE QUI MANIPULENT GENERALEMENT DE GROS ENSEMBLES DE DONNEES. DANS CETTE OPTIQUE NOUS PRESENTONS UN PETIT ORDINATEUR MASSIVEMENT PARALLELE (POMP) SIMD QUI OFFRIRAIT DES PERFORMANCES ELEVEES DANS UN PETIT VOLUME. ALORS QUE CLASSIQUEMENT SIMD IMPLIQUE LE DEVELOPPEMENT D'UN PROCESSEUR, NOUS PROPOSONS LA PERVERSION D'UN PROCESSEUR COMMERCIAL SIMD A GROS GRAIN AINSI QU'UN COUPLAGE VLIW AVEC LE PROCESSEUR SCALAIRE, AUGMENTANT AINSI LA DENSITE DE PUISSANCE. UN LANGAGE PARALLELE (POMPC) BASE SUR C EST PRESENTE POUR EXPRIMER LE PARALLELISME DE DONNEES EXPLICITE DES PROGRAMMES. UNE METHODOLOGIE DE COMPILATION NOUS PERMET DE RECUPERER L'ENVIRONNEMENT DE PROGRAMMATION DU PROCESSEUR ET DE PROGRAMMER AUSSI D'AUTRES MACHINES PARALLELES (CM-2, MP-1, IPSC/860) OU PAS. DE NOUVELLES METHODES DE CONTROLE DE FLOT SIMD SONT EXPOSEES POUR AUGMENTER L'EFFICACITE DE CELUI-CI. ENSUITE NOUS DEVELOPPONS UN NOUVEAU TYPE DE RESEAU HYBRIDE STATIQUE/DYNAMIQUE POUR LES COMMUNICATIONS. A TITRE COMPARATIF, UNE MACHINE SPMD EST PRESENTEE, LAISSANT ENTREVOIR UNE EVOLUTION POSSIBLE DE POMP. ENFIN, DEUX APPLICATIONS ISSUES DE LA PHYSIQUE SONT DECRITES EN POMPC

ETUDE ET REALISATION D'UN PROCESSEUR A GRANDE CAPACITE

ETUDE ET REALISATION D'UN PROCESSEUR A GRANDE CAPACITE PDF Author: JEAN.. WOH
Publisher:
ISBN:
Category :
Languages : fr
Pages : 127

Get Book Here

Book Description
REALISATION D'UN PROCESSEUR DE 8192 POINTS COMPLEXES QUI SERA UTILISE DANS UN SPECTROMETRE R.M.N. CONSTRUIT AU LABORATOIRE. LE NOMBRE DE POINTS POURRA ETRE EVENTUELLEMENT ETENDU PAR L'ADJONCTION DE MEMOIRES SUPPLEMENTAIRES. LE CALCUL DE LA TRANSFORMATION DE FOURIER RAPIDE SERA EFFECTUE SUR 16 BITS (VIRGULE FIXE)

Progress In Image Analysis And Processing Ii - Proceedings Of The 6th International Conference

Progress In Image Analysis And Processing Ii - Proceedings Of The 6th International Conference PDF Author: Virginio Cantoni
Publisher: World Scientific
ISBN: 9814555614
Category : Computers
Languages : en
Pages : 748

Get Book Here

Book Description
This book presents reports by well-known experts on the most recent research results in image coding, analysis and understanding, and promising applications for solving real problems in manufacturing, remote sensing and biomedicine. The topics covered include shape analysis and computer vision, pattern recognition methods and applications, parallel computer architectures for image processing and analysis, human perception and use of artificial intelligence techniques for image understanding, languages for image abstraction, processing and retrieval, vision modules and neural computation.

Government Reports Annual Index

Government Reports Annual Index PDF Author:
Publisher:
ISBN:
Category : Research
Languages : en
Pages : 1030

Get Book Here

Book Description
Sections 1-2. Keyword Index.--Section 3. Personal author index.--Section 4. Corporate author index.-- Section 5. Contract/grant number index, NTIS order/report number index 1-E.--Section 6. NTIS order/report number index F-Z.

Government Reports Annual Index: Corporate author

Government Reports Annual Index: Corporate author PDF Author:
Publisher:
ISBN:
Category : Government reports announcements & index
Languages : en
Pages : 1028

Get Book Here

Book Description