Étude et conception d'un ASIC convertisseur analogique numérique 3 bits-4 GHz dédié au projet d'interférométrie millimétrique et sub-millimétrique ALMA

Étude et conception d'un ASIC convertisseur analogique numérique 3 bits-4 GHz dédié au projet d'interférométrie millimétrique et sub-millimétrique ALMA PDF Author: David Deschans
Publisher:
ISBN:
Category :
Languages : fr
Pages : 169

Get Book Here

Book Description
Les travaux de cette thèse portent sur l'étude et la réalisation d'un ASIC convertiseur analogique-numérique très large bande (entre 2 et 4 GHz) fonctionnant à 4 GHz et présentant une résolution de 3 bits. Ce convertisseur est dédié aux applications radio-astronomiques et tout spécialement pour le projet d'interférométrie ALMA (Atacama Large Millimeter Array) qui sera implanté au Chili dès 2007. Le signal capté étant un bruit de statistique gaussienne, la résolution du convertisseur peut être limitée à quelques bits sans pour autant détériorer de manière importante l'information contenue dans le signal analogique. Compte tenu de la fréquence d'échantillonage très élevée, il est nécessaire d'utiliser des technologies d'intégration très performantes et des structures de conversion très rapides. Nous utilisons pour cela une architecture flash implémentée dans une technologie BiCMOS SiGe 0,25 [mu]m de la société STMicroelectronics. Ce système fait le lien entre le "FrontEnd" qui constitue la partie détection du radiotélescope et le corrélateur qui effectue la détection et le post-traitement numérique du signal. Le convertisseur est constitué d'un amplificateur adaptateur très large bande (2 à 4 GHZ), de 7 comparateurs-échantilloneurs utilisant des structures différentielles classiques à charges ohmiques de type CML. Ces comparateurs sont commandés par un amplificateur d'horloge 4 GHz. Le résultat de comparaison est codé sur un code Gray 3 bits par un encodeur FDL. Les signaux numériques sont transmis à l'extérieur de la puce par 3 buffers de sortie en logique LVDS présentant des temps de commutation de l'ordre de 50 ps. Une horloge de test intégrée permet de réaliser des tests de fonctionnalité et de fiabilité sans carte de test.

ETUDE ET REALISATION D'UNCONVERTISSEUR ANALOGIQUE-NUMERIQUE RAPIDE A POSITIONNEMENTDE GAMME AUTOMATIQUE

ETUDE ET REALISATION D'UNCONVERTISSEUR ANALOGIQUE-NUMERIQUE RAPIDE A POSITIONNEMENTDE GAMME AUTOMATIQUE PDF Author: Christine Marguet
Publisher:
ISBN:
Category :
Languages : fr
Pages :

Get Book Here

Book Description
CETTE THESE EST CONSACREE A L'ETUDE ET A LA CONCEPTION D'UN CONVERTISSEUR ANALOGIQUE-NUMERIQUE DE 15 BITS DE DYNAMIQUE ET PRESENTANT UNE DUREE DE CONVERSION DE 200 NS. LE CAHIER DES CHARGES A ETE ETABLI EN FONCTION DES BESOINS CONJOINTS DU LABORATOIRE DE PHYSIQUE DES PARTICULES ET DE LA SOCIETE METRIX. LE PRESENT DOCUMENT DECRIT LE DEROULEMENT DE L'ETUDE DEPUIS L'ANALYSE DU MARCHE DES CONVERTISSEURS HAUT DE GAMME JUSQU'A L'INTEGRATION DE NOTRE CONVERTISSEUR AU CUR D'UN OSCILLOSCOPE NUMERIQUE EN PASSANT PAR: L'ETUDE DES PRINCIPES DE CONVERSION PARALLELE, PARALLELE-SERIE ET APPROXIMATIONS SUCCESSIVES ET DE L'ENSEMBLE DES SPECIFICATIONS PERMETTANT DE CHIFFRER LES PERFORMANCES D'UN CONVERTISSEUR A/N; LA MISE AU POINT D'UN NOUVEAU PRINCIPE BASE SUR LE POSITIONNEMENT DE GAMME AUTOMATIQUE; L'ETUDE DES DIVERSES METHODES DE TEST; LE TEST DU CONVERTISSEUR EN FONCTIONNEMENT DYNAMIQUE; LA REALISATION DES INTERFACES PERMETTANT L'INTEGRATION DU CONVERTISSEUR AU SEIN DE L'OSCOLLOSCOPE NUMERIQUE; L'ECRITURE DES LOGICIELS DE TRAITEMENT DES DONNEES ET D'EXPANSION VERS ZERO.

Etude et realisation d'un convertisseur analogique-numerique rapide a positionnement de gamme rapide

Etude et realisation d'un convertisseur analogique-numerique rapide a positionnement de gamme rapide PDF Author: Christine Marguet
Publisher:
ISBN:
Category :
Languages : fr
Pages :

Get Book Here

Book Description


ETUDE ET REALISATION D'UN CONVERTISSEUR ANALOGIQUE-NUMERIQUE RAPIDE EN TECHNOLOGIE CMOS

ETUDE ET REALISATION D'UN CONVERTISSEUR ANALOGIQUE-NUMERIQUE RAPIDE EN TECHNOLOGIE CMOS PDF Author: YAN HUA.. DONG
Publisher:
ISBN:
Category :
Languages : fr
Pages : 208

Get Book Here

Book Description
LE CONVERTISSEUR AN A UNE RESOLUTION DE 8 BITS ET UN DEBIT DE CONVERSION DE 20 MHZ. L'UTILISATION DE LA TECHNOLOGIE CMOS PERMET UNE GRANDE DENSITE D'INTEGRATION POUR UN FAIBLE COUT DE FABRICATION. POUR SA REALISATION UN NOUVEAU COMPARATEUR A ETE ETUDIE ET MIS AU POINT, PEU SENSIBLE A LA VARIATION DE TENSION DE SEUIL DES TRANSISTORS. TOUS LES COMPARATEURS INTEGRES SUR UN MEME CIRCUIT ONT AINSI DES CARACTERISTIQUES IDENTIQUES; CECI PERMET D'OBTENIR UNE GRANDE PRECISION POUR LE CAN. POUR ELIMINER LE MAXIMUM D'ERREURS DE CONVERSION, ON INSERE DANS LE CAN DES ELEMENTS DE DETECTION ET DE CORRECTION D'ERREURS EVENTUELLES. LE CORRECTEUR EST BASE SUR UNE FONCTION A MAJORITE

ETUDE COMPARATIVE DE TECHNOLOGIES SILICIUM ET ARSENIURE DE GALLIUM. APPLICATION A LA CONCEPTION DE CIRCUITS INTEGRES ANALOGIQUES ULTRA-RAPIDES. CONCEPTION D'UN CONVERTISSEUR ANALOGIQUE-NUMERIQUE 3 BITS, 1 GECH/S

ETUDE COMPARATIVE DE TECHNOLOGIES SILICIUM ET ARSENIURE DE GALLIUM. APPLICATION A LA CONCEPTION DE CIRCUITS INTEGRES ANALOGIQUES ULTRA-RAPIDES. CONCEPTION D'UN CONVERTISSEUR ANALOGIQUE-NUMERIQUE 3 BITS, 1 GECH/S PDF Author: SOUHIL.. MEGHERBI
Publisher:
ISBN:
Category :
Languages : fr
Pages :

Get Book Here

Book Description
UNE STRUCTURE ORIGINALE DE CONVERSION ANALOGIQUE-NUMERIQUE A ETE ETUDIEE. ELLE UTILISE DES DETECTEURS A FENETRES POUR GENERER LES CODES NUMERIQUE DE SORTIE EN BINAIRE REFLECHI, SANS FAIRE APPEL A DES TRANSCODEURS LOGIQUES. LES PARTICULARITES DE CETTE STRUCTURE PAR RAPPORT AUX AUTRES METHODES DE CONVERSION PARALLELES CLASSIQUES ONT ETE ANALYSEES. L'OPTIMISATION DE L'ARCHITECTURE ET DE SES CELLULES ELEMENTAIRES ONT CONDUIT A DES PERFORMANCES COMPARABLES AUX MEILLEURS RESULTATS PUBLIES POUR DES ARCHITECTURES CLASSIQUES. DANS CETTE CONCEPTION NOUS NOUS SOMMES INTERESSES AUX MODES DE FONCTIONNEMENT NON LINEAIRES DES CELLULES ANALOGIQUES ELEMENTAIRES CONSTITUANT LA STRUCTURE DE CONVERSION A FENETRES, ET NOUS AVONS PROPOSE ET DEVELOPPE DEUX NOUVELLES METHODES DE MODELISATION. CES METHODES SONT BASEES SUR LA CARACTERISATION DES CELLULES EN PETIT SIGNAL LARGE BANDE, ET PERMETTENT D'EN DEDUIRE LEURS REPONSES TEMPORELLES FORT SIGNAL. LES CELLULES ANALOGIQUES ELEMENTAIRES, ET LA STRUCTURE DE CONVERSION GLOBALE ONT ETE ETUDIEES ET REALISEES DANS DEUX TECHNOLOGIES REPRESENTATIVES DE LEURS FILIALES RESPECTIVES: LA TECHNOLOGIE HOMOJONCTION SILICIUM SUBILO-N30, DE PHILIPS-COMPOSANTS, LA TECHNOLOGIE HETEROJONCTION ARSENIURE DE GALLIUM DOUBLE MESA, DU CNET DE BAGNEUX. LA CONCEPTION ET L'INTEGRATION DE NOS CIRCUITS DANS CES DEUX TECHNOLOGIES A POUR BUT D'ETABLIR UNE EVALUATION COMPARATIVE DE CES DEUX TYPES DE TECHNOLOGIES APPLIQUEES A L'INTEGRATION DE CIRCUITS ANALOGIQUES ULTRA-RAPIDES, ET PARTICULIEREMENT A LA CONVERSION ANALOGIQUE-NUMERIQUE

Étude et réalisation d'un convertisseur analogique-numérique à comparaison de fréquences

Étude et réalisation d'un convertisseur analogique-numérique à comparaison de fréquences PDF Author: Issadjy Teraly
Publisher:
ISBN:
Category :
Languages : fr
Pages : 4

Get Book Here

Book Description


Etude et conception d'une structure BIST pour convertisseur analogique-numérique

Etude et conception d'une structure BIST pour convertisseur analogique-numérique PDF Author: Nicolas Mechouk
Publisher:
ISBN:
Category :
Languages : fr
Pages : 0

Get Book Here

Book Description
Le test de circuits analogiques et mixtes est de plus en plus difficile du fait de l'intégration d'un nombre croissant de composants complexes au sein d'un même système. Les techniques de BIST permettent la réalisation d'un test efficace en intégrant au système les ressources nécessaires au test. Dans cette thèse, nous présentons une structure BIST pour les Convertisseurs Analogiques-Numériques (CAN) tout numérique. Le générateur de stimuli est un oscillateur Sigma-Delta numérique délivrant, après un simple filtrage analogique, une sinusoïde. L'analyse de la réponse se fait au moyen d'un banc de filtres numériques séparant les différentes composantes harmoniques du signal issu du CAN. A partir de ces composantes harmoniques, différents paramètres spectraux sont calculés. Afin de valider cette structure, différents prototypes ont été conçu sur FPGA. Les résultats expérimentaux confirment la capacité de notre structure à tester efficacement un CAN 12 bits ayant un SNR de 70 dB.

Etude et réalisation d'un convertisseur analogique numérique de hautes performances

Etude et réalisation d'un convertisseur analogique numérique de hautes performances PDF Author: Claude Bonnet
Publisher:
ISBN:
Category :
Languages : fr
Pages : 118

Get Book Here

Book Description


Conception et realisation d'un convertisseur analogique/numerique (A/DE, 12 bits a 8 entrees) multiplexees avec le logiciel pads logic et pads PCB.

Conception et realisation d'un convertisseur analogique/numerique (A/DE, 12 bits a 8 entrees) multiplexees avec le logiciel pads logic et pads PCB. PDF Author: Sylvain Lemieux
Publisher:
ISBN:
Category :
Languages : fr
Pages : 42

Get Book Here

Book Description


Conception d'un convertisseur analogique numérique pipeline de grande dynamique et de faible consommation pour le codage des signaux de détecteurs à forte granularité

Conception d'un convertisseur analogique numérique pipeline de grande dynamique et de faible consommation pour le codage des signaux de détecteurs à forte granularité PDF Author: Fatah-Ellah Rarbi
Publisher:
ISBN:
Category :
Languages : fr
Pages : 196

Get Book Here

Book Description
L'objectif de cette thèse est la conception de convertisseur analogique-numérique (CAN) de type pipeline pour le codage des signaux de détecteurs à forte granularité. Au cours de cette thèse, nous avons développé un modèle pour une étude approfondie des différentes sources d'erreurs et leurs conséquences sur les caractéristiques du convertisseur pipeline 12 bits à 25 MHz. Nous avons également finalisé un prototype aux limites de la technologie choisie par la collaboration CALICE dans le cadre du projet ILC. Une nouvelle architecture de CAN pipeline avec un premier étage MDAC multi-bits incluant une structure DEM a été conçue pour alles au-delà des limites de la technologie. Enfin, en parallèle avec les travaux de conception, un effort a été consacré au développement de programmes de test pour la caractérisation des différents prototypes de convertisseur A/N. Nous expliquons les résultats de tests de trois prototypes de CAN pipeline 12 bits réalisés au cours de ces trois années de thèse. Une comparaison est faite par rapport à d'autres études en cours pour le calorimètre électromagnétique d'ILD.