Author: Frédéric Robin
Publisher:
ISBN:
Category :
Languages : fr
Pages : 194
Book Description
LE CONTEXTE DES APPLICATIONS DE COMMUNICATION VISUELLE EVOLUE VERS L'INTRODUCTION DE FONCTIONNALITES QUI DEPASSENT LA SIMPLE COMPRESSION D'IMAGES : ACCES UNIVERSEL, INTERACTIVITE BASEE-CONTENU, INTEGRATION DE CONTENUS HYBRIDES SYNTHETIQUES-NATURELS. UNE BREVE INTRODUCTION AU CODAGE AVANCE D'IMAGES PERMET D'ENTREVOIR L'EVOLUTION DE LA PUISSANCE DE CALCUL ET DE LA GENERICITE REQUISES POUR L'IMPLEMENTATION DE CES SYSTEMES DE DEUXIEME GENERATION. UNE SYNTHESE SUR L'EVOLUTION DES CIRCUITS VLSI DEDIES A L'ANALYSE, LA COMPRESSION ET LE RENDU D'IMAGES PERMET UNE REFLEXION SUR LES LIMITATIONS ARCHITECTURALES DES PROCESSEURS MULTIMEDIA. CETTE THESE PROPOSE DE COMBINER LE PARALLELISME MASSIF ET L'ASYNCHRONISME A GRAIN FIN POUR APPORTER DE NOUVELLES PERSPECTIVES DE CONCEPTION CONJOINTE D'ALGORITHMES ET D'ARCHITECTURES VLSI NUMERIQUES. UNE INTRODUCTION AUX DIFFERENTES NOTIONS D'ASYNCHRONISME, AUX NIVEAUX LANGAGE, ALGORITHME, ARCHITECTURE, CIRCUIT VLSI, PERMET DE MIEUX CERNER LEUR SENS ET LES POTENTIELS QU'ELLES OFFRENT. L'APPLICATION D'UN ASYNCHRONISME FONCTIONNEL AU FILTRAGE MORPHOLOGIQUE D'IMAGES A ABOUTI A LA REALISATION D'UN RESEAU VLSI CELLULAIRE ASYNCHRONE SPECIFIQUE COMPRENANT 800.000 TRANSISTORS EN TECHNOLOGIE CMOS 0.5 . LA COMBINAISON DU PARALLELISME ET DE L'ASYNCHRONISME EST FINALEMENT GENERALISEE A TRAVERS LA DEFINITION D'UNE ARCHITECTURE DE COPROCESSEUR PROGRAMMABLE POUR L'ANALYSE-RENDU D'IMAGES. L'EVALUATION DE PLUSIEURS PRIMITIVES ALGORITHMIQUES ORIGINALES, BASEES SUR UN CONTROLE MIXTE SPMD-CELLULAIRE-ASSOCIATIF-FLOT DE DONNEES, ILLUSTRE L'UTILISATION CONJOINTE DE L'ASYNCHRONISME A DIFFERENTS NIVEAUX. CE TRAVAIL DEMONTRE QUE LE RELACHEMENT DES CONTRAINTES DE SYNCHRONISATION ET DE SEQUENCEMENT, DE LA SPECIFICATION A LA REALISATION MATERIELLE, FAVORISE L'EXPLOITATION DU PARALLELISME INHERENT AUX ALGORITHMES ET DES POTENTIELS DES TECHNOLOGIES VLSI.
ETUDE D'ARCHITECTURES VLSI NUMERIQUES PARALLELES ET ASYNCHRONES POUR LA MISE EN UVRE DE NOUVEAUX ALGORITHMES D'ANALYSE ET RENDU D'IMAGES
Author: Frédéric Robin
Publisher:
ISBN:
Category :
Languages : fr
Pages : 194
Book Description
LE CONTEXTE DES APPLICATIONS DE COMMUNICATION VISUELLE EVOLUE VERS L'INTRODUCTION DE FONCTIONNALITES QUI DEPASSENT LA SIMPLE COMPRESSION D'IMAGES : ACCES UNIVERSEL, INTERACTIVITE BASEE-CONTENU, INTEGRATION DE CONTENUS HYBRIDES SYNTHETIQUES-NATURELS. UNE BREVE INTRODUCTION AU CODAGE AVANCE D'IMAGES PERMET D'ENTREVOIR L'EVOLUTION DE LA PUISSANCE DE CALCUL ET DE LA GENERICITE REQUISES POUR L'IMPLEMENTATION DE CES SYSTEMES DE DEUXIEME GENERATION. UNE SYNTHESE SUR L'EVOLUTION DES CIRCUITS VLSI DEDIES A L'ANALYSE, LA COMPRESSION ET LE RENDU D'IMAGES PERMET UNE REFLEXION SUR LES LIMITATIONS ARCHITECTURALES DES PROCESSEURS MULTIMEDIA. CETTE THESE PROPOSE DE COMBINER LE PARALLELISME MASSIF ET L'ASYNCHRONISME A GRAIN FIN POUR APPORTER DE NOUVELLES PERSPECTIVES DE CONCEPTION CONJOINTE D'ALGORITHMES ET D'ARCHITECTURES VLSI NUMERIQUES. UNE INTRODUCTION AUX DIFFERENTES NOTIONS D'ASYNCHRONISME, AUX NIVEAUX LANGAGE, ALGORITHME, ARCHITECTURE, CIRCUIT VLSI, PERMET DE MIEUX CERNER LEUR SENS ET LES POTENTIELS QU'ELLES OFFRENT. L'APPLICATION D'UN ASYNCHRONISME FONCTIONNEL AU FILTRAGE MORPHOLOGIQUE D'IMAGES A ABOUTI A LA REALISATION D'UN RESEAU VLSI CELLULAIRE ASYNCHRONE SPECIFIQUE COMPRENANT 800.000 TRANSISTORS EN TECHNOLOGIE CMOS 0.5 . LA COMBINAISON DU PARALLELISME ET DE L'ASYNCHRONISME EST FINALEMENT GENERALISEE A TRAVERS LA DEFINITION D'UNE ARCHITECTURE DE COPROCESSEUR PROGRAMMABLE POUR L'ANALYSE-RENDU D'IMAGES. L'EVALUATION DE PLUSIEURS PRIMITIVES ALGORITHMIQUES ORIGINALES, BASEES SUR UN CONTROLE MIXTE SPMD-CELLULAIRE-ASSOCIATIF-FLOT DE DONNEES, ILLUSTRE L'UTILISATION CONJOINTE DE L'ASYNCHRONISME A DIFFERENTS NIVEAUX. CE TRAVAIL DEMONTRE QUE LE RELACHEMENT DES CONTRAINTES DE SYNCHRONISATION ET DE SEQUENCEMENT, DE LA SPECIFICATION A LA REALISATION MATERIELLE, FAVORISE L'EXPLOITATION DU PARALLELISME INHERENT AUX ALGORITHMES ET DES POTENTIELS DES TECHNOLOGIES VLSI.
Publisher:
ISBN:
Category :
Languages : fr
Pages : 194
Book Description
LE CONTEXTE DES APPLICATIONS DE COMMUNICATION VISUELLE EVOLUE VERS L'INTRODUCTION DE FONCTIONNALITES QUI DEPASSENT LA SIMPLE COMPRESSION D'IMAGES : ACCES UNIVERSEL, INTERACTIVITE BASEE-CONTENU, INTEGRATION DE CONTENUS HYBRIDES SYNTHETIQUES-NATURELS. UNE BREVE INTRODUCTION AU CODAGE AVANCE D'IMAGES PERMET D'ENTREVOIR L'EVOLUTION DE LA PUISSANCE DE CALCUL ET DE LA GENERICITE REQUISES POUR L'IMPLEMENTATION DE CES SYSTEMES DE DEUXIEME GENERATION. UNE SYNTHESE SUR L'EVOLUTION DES CIRCUITS VLSI DEDIES A L'ANALYSE, LA COMPRESSION ET LE RENDU D'IMAGES PERMET UNE REFLEXION SUR LES LIMITATIONS ARCHITECTURALES DES PROCESSEURS MULTIMEDIA. CETTE THESE PROPOSE DE COMBINER LE PARALLELISME MASSIF ET L'ASYNCHRONISME A GRAIN FIN POUR APPORTER DE NOUVELLES PERSPECTIVES DE CONCEPTION CONJOINTE D'ALGORITHMES ET D'ARCHITECTURES VLSI NUMERIQUES. UNE INTRODUCTION AUX DIFFERENTES NOTIONS D'ASYNCHRONISME, AUX NIVEAUX LANGAGE, ALGORITHME, ARCHITECTURE, CIRCUIT VLSI, PERMET DE MIEUX CERNER LEUR SENS ET LES POTENTIELS QU'ELLES OFFRENT. L'APPLICATION D'UN ASYNCHRONISME FONCTIONNEL AU FILTRAGE MORPHOLOGIQUE D'IMAGES A ABOUTI A LA REALISATION D'UN RESEAU VLSI CELLULAIRE ASYNCHRONE SPECIFIQUE COMPRENANT 800.000 TRANSISTORS EN TECHNOLOGIE CMOS 0.5 . LA COMBINAISON DU PARALLELISME ET DE L'ASYNCHRONISME EST FINALEMENT GENERALISEE A TRAVERS LA DEFINITION D'UNE ARCHITECTURE DE COPROCESSEUR PROGRAMMABLE POUR L'ANALYSE-RENDU D'IMAGES. L'EVALUATION DE PLUSIEURS PRIMITIVES ALGORITHMIQUES ORIGINALES, BASEES SUR UN CONTROLE MIXTE SPMD-CELLULAIRE-ASSOCIATIF-FLOT DE DONNEES, ILLUSTRE L'UTILISATION CONJOINTE DE L'ASYNCHRONISME A DIFFERENTS NIVEAUX. CE TRAVAIL DEMONTRE QUE LE RELACHEMENT DES CONTRAINTES DE SYNCHRONISATION ET DE SEQUENCEMENT, DE LA SPECIFICATION A LA REALISATION MATERIELLE, FAVORISE L'EXPLOITATION DU PARALLELISME INHERENT AUX ALGORITHMES ET DES POTENTIELS DES TECHNOLOGIES VLSI.
Étude d'architectures VLSI numériques parallèles et asynchrones pour la mise en oeuvre de nouveaux algorithmes d'analyse et rendu d'images
Author: Frédéric Robin
Publisher:
ISBN:
Category :
Languages : fr
Pages : 16
Book Description
Publisher:
ISBN:
Category :
Languages : fr
Pages : 16
Book Description
Annales des télécommunications
Author:
Publisher:
ISBN:
Category : Telecommunication
Languages : en
Pages : 540
Book Description
Publisher:
ISBN:
Category : Telecommunication
Languages : en
Pages : 540
Book Description
Architectures VLSI pour l'implantation d'algorithmes de type produit matrice-vecteur
Author: Anne Lafage
Publisher:
ISBN:
Category :
Languages : fr
Pages : 210
Book Description
POUR TIRER EFFICACEMENT PARTIE DE L'EVOLUTION TECHNOLOGIQUE, L'UTILISATION D'UN FORT PARALLELISME DE CALCUL A L'INTERIEUR D'UN CIRCUIT ET LA MISE EN PARALLELE DE PLUSIEURS CIRCUITS DEVIENNENT LA SOLUTION POUR L'IMPLANTATION DE MACHINES A HAUTES PERFORMANCES. MAIS CE PARALLELISME EST EGALEMENT LA SOURCE DE DIFFICULTES POUR L'ARCHITECTURE: LE PROBLEME EST DE FOURNIR AUX CURS OPERATIFS DE PLUS EN PLUS PUISSANTS, LES DEBITS D'INFORMATIONS REQUIS ET D'EVACUER LEURS RESULTATS, SOUS UN ENSEMBLE DE CONTRAINTES TECHNOLOGIQUES MAIS AUSSI ECONOMIQUES, DE PACKAGING ET D'ASSEMBLAGE. POUR LEVER CES CONTRAINTES, IL N'EST D'AUTRE MOYEN QUE D'ECHANGER CE DEBIT D'ENTREE-SORTIE CONTRE UNE MEMORISATION INTERNE AU CIRCUIT: EN STOCKANT DES DONNEES UTILISEES PLUSIEURS FOIS, UNE INTERFACE PEUT CONVERTIR, UN DEBIT D'ENTREE-SORTIE FAIBLE, EN UNE BANDE PASSANTE INTERNE ELEVEE. SI CETTE TECHNIQUE EST FACILEMENT UTILISABLE DANS CERTAINES APPLICATIONS, COMME LE FILTRAGE D'IMAGE, ELLE EST EN REVANCHE PLUS DELICATE A METTRE EN UVRE DANS LES APPLICATIONS CONSIDEREES ICI. DANS UN PREMIER TEMPS, DES ARCHITECTURES VLSI SONT PRESENTEES POUR L'IMPLANTATION DE LA QUANTIFICATION VECTORIELLE, DE PRODUITS MATRICE-VECTEUR, ET D'OPERATIONS RELATIONNELLES SUR LES BASES DE DONNEES. POUR CHACUNE D'ELLE, NOUS NOUS SOMMES DONC ATTACHES A DETERMINER, ESTIMER ET COMPARER LES DIFFERENTS MOYENS D'ABAISSER LA PUISSANCE D'ENTREE-SORTIE. LES ARCHITECTURES DEVELOPPEES ONT SERVI DE FONDEMENT AU MODELE PROPOSE. IL DECRIT UNE CLASSE D'ARCHITECTURES, EN FONCTION DU NOMBRE D'OPERATEURS IMPLANTABLES SELON L'ETAT DE L'ART TECHNOLOGIQUE, DE LA FREQUENCE DE FONCTIONNEMENT INTERNE ET DU FORMAT DES DONNEES. IL PERMET DE CHOISIR SELON L'APPLICATION VISEE ET EN FONCTION DE LA PUISSANCE D'ENTREE-SORTIE, LE NOMBRE ET LA DIMENSION DES CACHES DE DONNEES ET DE RESULTATS, ET L'ORGANISATION DE LA PARTIE OPERATIVE. CE MODELE NOUS A PERMIS DE PROPOSER DES AMELIORATIONS POUR LES ARCHITECTURES DEVELOPPEES DANS LES PREMIERES PHASES.
Publisher:
ISBN:
Category :
Languages : fr
Pages : 210
Book Description
POUR TIRER EFFICACEMENT PARTIE DE L'EVOLUTION TECHNOLOGIQUE, L'UTILISATION D'UN FORT PARALLELISME DE CALCUL A L'INTERIEUR D'UN CIRCUIT ET LA MISE EN PARALLELE DE PLUSIEURS CIRCUITS DEVIENNENT LA SOLUTION POUR L'IMPLANTATION DE MACHINES A HAUTES PERFORMANCES. MAIS CE PARALLELISME EST EGALEMENT LA SOURCE DE DIFFICULTES POUR L'ARCHITECTURE: LE PROBLEME EST DE FOURNIR AUX CURS OPERATIFS DE PLUS EN PLUS PUISSANTS, LES DEBITS D'INFORMATIONS REQUIS ET D'EVACUER LEURS RESULTATS, SOUS UN ENSEMBLE DE CONTRAINTES TECHNOLOGIQUES MAIS AUSSI ECONOMIQUES, DE PACKAGING ET D'ASSEMBLAGE. POUR LEVER CES CONTRAINTES, IL N'EST D'AUTRE MOYEN QUE D'ECHANGER CE DEBIT D'ENTREE-SORTIE CONTRE UNE MEMORISATION INTERNE AU CIRCUIT: EN STOCKANT DES DONNEES UTILISEES PLUSIEURS FOIS, UNE INTERFACE PEUT CONVERTIR, UN DEBIT D'ENTREE-SORTIE FAIBLE, EN UNE BANDE PASSANTE INTERNE ELEVEE. SI CETTE TECHNIQUE EST FACILEMENT UTILISABLE DANS CERTAINES APPLICATIONS, COMME LE FILTRAGE D'IMAGE, ELLE EST EN REVANCHE PLUS DELICATE A METTRE EN UVRE DANS LES APPLICATIONS CONSIDEREES ICI. DANS UN PREMIER TEMPS, DES ARCHITECTURES VLSI SONT PRESENTEES POUR L'IMPLANTATION DE LA QUANTIFICATION VECTORIELLE, DE PRODUITS MATRICE-VECTEUR, ET D'OPERATIONS RELATIONNELLES SUR LES BASES DE DONNEES. POUR CHACUNE D'ELLE, NOUS NOUS SOMMES DONC ATTACHES A DETERMINER, ESTIMER ET COMPARER LES DIFFERENTS MOYENS D'ABAISSER LA PUISSANCE D'ENTREE-SORTIE. LES ARCHITECTURES DEVELOPPEES ONT SERVI DE FONDEMENT AU MODELE PROPOSE. IL DECRIT UNE CLASSE D'ARCHITECTURES, EN FONCTION DU NOMBRE D'OPERATEURS IMPLANTABLES SELON L'ETAT DE L'ART TECHNOLOGIQUE, DE LA FREQUENCE DE FONCTIONNEMENT INTERNE ET DU FORMAT DES DONNEES. IL PERMET DE CHOISIR SELON L'APPLICATION VISEE ET EN FONCTION DE LA PUISSANCE D'ENTREE-SORTIE, LE NOMBRE ET LA DIMENSION DES CACHES DE DONNEES ET DE RESULTATS, ET L'ORGANISATION DE LA PARTIE OPERATIVE. CE MODELE NOUS A PERMIS DE PROPOSER DES AMELIORATIONS POUR LES ARCHITECTURES DEVELOPPEES DANS LES PREMIERES PHASES.
Etude d'algorithmes et conception d'architecture VLSI pour les transformations d'images en temps reel
Author: Min Zhao
Publisher:
ISBN:
Category :
Languages : fr
Pages :
Book Description
Publisher:
ISBN:
Category :
Languages : fr
Pages :
Book Description
METHODOLOGIE DE CONCEPTION D'ARCHITECTURES SPECIALISEES UNE ETUDE DE CAS
Author: FERNANDO.. ROSA DO NASCIMENTO
Publisher:
ISBN:
Category :
Languages : fr
Pages : 161
Book Description
LES PROGRES DE LA TECHNOLOGIE AUGMENTENT LA COMPLEXITE DES CIRCUITS INTEGRES, RENDANT AINSI POSSIBLE L'INTEGRATION DE SYSTEMES COMPLETS SUR UNE SEULE PUCE. UNE APPLICATION DE CETTE NOUVELLE TECHNOLOGIE EST LA REALISATION DE MACHINES PARALLELES POUR LE TRAITEMENT DES IMAGES (SYSTEMES DE VISIO-CONFERENCES, CALCULATEURS ET TELEVISION HAUTE DEFINITION). CE SONT DES APPLICATIONS QU'AUCUN PROCESSEUR SEQUENTIEL NE PEUT REALISER EN TEMPS REEL, ET QUI SONT BIEN ADAPTEES A DES MACHINES SYSTOLIQUES OU SIMD. CEPENDANT, LES OUTILS ET LES METHODOLOGIES ACTUELLEMENT UTILISEES POUR CONCEVOIR DES CIRCUITS INTEGRES NE PEUVENT PAS ETRE DIRECTEMENT TRANSPOSES POUR LA CONCEPTION D'ARCHITECTURES PARALLELES. CETTE THESE EXPLORE LES PROBLEMES METHODOLOGIQUES POUR LA CONCEPTION DES ARCHITECTURES PARALLELES VLSI, SUR LA BASE D'UNE ETUDE DE CAS. APRES UNE DESCRIPTION DE L'ETAT COURANT DES METHODES DE CONCEPTION DES ARCHITECTURES VLSI, ON DECRIT UNE APPROCHE METHODOLOGIQUE PAR ATELIER, ET ON S'INTERESSE EN DETAIL A PLUSIEURS PROBLEMES QUI SE POSENT: LA CONCEPTION D'ARCHITECTURES PARALLELES A PARTIR DE SPECIFICATIONS DE HAUT NIVEAU, LA SIMULATION DE TELLES ARCHITECTURES, ET L'UTILISATION D'OUTILS DE SYNTHESE POUR LEUR DERIVATION AUTOMATIQUE. NOUS CONSIDERONS L'EXEMPLE D'UN ALGORITHME D'ESTIMATION DE MOUVEMENT PAR COMPARAISON DE BLOCS POUR LA COMPRESSION D'IMAGE, ET NOUS PRESENTONS PLUSIEURS ARCHITECTURES PARALLELES POUR CET ALGORITHME. ENSUITE, NOUS PROPOSONS UNE METHODOLOGIE NOUVELLE POUR DECRIRE ET SIMULER DES ARCHITECTURES PARALLELES A PARTIR D'UNE LIBRAIRIE DE CELLULES DEFINIES AVEC LE LANGAGE SIGNAL. UN MODELE SIGNAL EST PROPOSE, SELON LES CARACTERISTIQUES DU TYPE DE L'HORLOGE, DU TYPE DES SIGNAUX, ET DU STYLE DE COMMUNICATION ENTRE LES CELLULES. ON PRESENTE LA CONCEPTION DE L'ALGORITHME DE COMPARAISON DE BLOCS AVEC CETTE METHODE. ENFIN, ON EXPLORE L'UTILISATION DU LANGAGE ALPHA POUR LA DERIVATION D'ARCHITECTURES PARALLELES. ALPHA EST UN LANGAGE FONDE SUR LES EQUATIONS RECURRENTES QUI PEUT ETRE UTILISE POUR DECRIRE UNE LARGE CLASSE D'ALGORITHMES D'UNE FACON MATHEMATIQUEMENT COHERENTE. NOUS PROPOSONS DES OUTILS POUR AIDER LA CONCEPTION ET LA SYNTHESE D'ARCHITECTURES REGULIERES: UN ANALYSEUR STATIQUE ET UN OUTIL POUR VISUALISER LES DOMAINES DES VARIABLES
Publisher:
ISBN:
Category :
Languages : fr
Pages : 161
Book Description
LES PROGRES DE LA TECHNOLOGIE AUGMENTENT LA COMPLEXITE DES CIRCUITS INTEGRES, RENDANT AINSI POSSIBLE L'INTEGRATION DE SYSTEMES COMPLETS SUR UNE SEULE PUCE. UNE APPLICATION DE CETTE NOUVELLE TECHNOLOGIE EST LA REALISATION DE MACHINES PARALLELES POUR LE TRAITEMENT DES IMAGES (SYSTEMES DE VISIO-CONFERENCES, CALCULATEURS ET TELEVISION HAUTE DEFINITION). CE SONT DES APPLICATIONS QU'AUCUN PROCESSEUR SEQUENTIEL NE PEUT REALISER EN TEMPS REEL, ET QUI SONT BIEN ADAPTEES A DES MACHINES SYSTOLIQUES OU SIMD. CEPENDANT, LES OUTILS ET LES METHODOLOGIES ACTUELLEMENT UTILISEES POUR CONCEVOIR DES CIRCUITS INTEGRES NE PEUVENT PAS ETRE DIRECTEMENT TRANSPOSES POUR LA CONCEPTION D'ARCHITECTURES PARALLELES. CETTE THESE EXPLORE LES PROBLEMES METHODOLOGIQUES POUR LA CONCEPTION DES ARCHITECTURES PARALLELES VLSI, SUR LA BASE D'UNE ETUDE DE CAS. APRES UNE DESCRIPTION DE L'ETAT COURANT DES METHODES DE CONCEPTION DES ARCHITECTURES VLSI, ON DECRIT UNE APPROCHE METHODOLOGIQUE PAR ATELIER, ET ON S'INTERESSE EN DETAIL A PLUSIEURS PROBLEMES QUI SE POSENT: LA CONCEPTION D'ARCHITECTURES PARALLELES A PARTIR DE SPECIFICATIONS DE HAUT NIVEAU, LA SIMULATION DE TELLES ARCHITECTURES, ET L'UTILISATION D'OUTILS DE SYNTHESE POUR LEUR DERIVATION AUTOMATIQUE. NOUS CONSIDERONS L'EXEMPLE D'UN ALGORITHME D'ESTIMATION DE MOUVEMENT PAR COMPARAISON DE BLOCS POUR LA COMPRESSION D'IMAGE, ET NOUS PRESENTONS PLUSIEURS ARCHITECTURES PARALLELES POUR CET ALGORITHME. ENSUITE, NOUS PROPOSONS UNE METHODOLOGIE NOUVELLE POUR DECRIRE ET SIMULER DES ARCHITECTURES PARALLELES A PARTIR D'UNE LIBRAIRIE DE CELLULES DEFINIES AVEC LE LANGAGE SIGNAL. UN MODELE SIGNAL EST PROPOSE, SELON LES CARACTERISTIQUES DU TYPE DE L'HORLOGE, DU TYPE DES SIGNAUX, ET DU STYLE DE COMMUNICATION ENTRE LES CELLULES. ON PRESENTE LA CONCEPTION DE L'ALGORITHME DE COMPARAISON DE BLOCS AVEC CETTE METHODE. ENFIN, ON EXPLORE L'UTILISATION DU LANGAGE ALPHA POUR LA DERIVATION D'ARCHITECTURES PARALLELES. ALPHA EST UN LANGAGE FONDE SUR LES EQUATIONS RECURRENTES QUI PEUT ETRE UTILISE POUR DECRIRE UNE LARGE CLASSE D'ALGORITHMES D'UNE FACON MATHEMATIQUEMENT COHERENTE. NOUS PROPOSONS DES OUTILS POUR AIDER LA CONCEPTION ET LA SYNTHESE D'ARCHITECTURES REGULIERES: UN ANALYSEUR STATIQUE ET UN OUTIL POUR VISUALISER LES DOMAINES DES VARIABLES
Architecture VLSI pour le codage d'images
Author: Marc Renaudin
Publisher:
ISBN:
Category :
Languages : fr
Pages : 412
Book Description
UNE SYNTHESE BIBLIOGRAPHIQUE TRES COMPLETE DES TECHNIQUES DE CODAGE DE SEQUENCES D'IMAGES ANIMEES ET LEUR EVOLUTION AU COURS DES DERNIERES ANNEES OFFRE UNE VUE D'ENSEMBLE SUR LE DOMAINE DE LA COMPRESSION D'IMAGES, ET DECRIT LES GRANDES CLASSES D'ALGORITHMES UTILISES DANS LES CODEURS DE LA PREMIERE GENERATION. L'ESTIMATION DE MOUVEMENT EST LA TACHE LA PLUS INTENSIVE EN CALCULS DANS LES CODEURS HYBRIDES A COMPENSATION DE MOUVEMENT. L'ETUDE ARCHITECTURALE DES DIFFERENTS NIVEAUX DE STRUCTURE, S'APPUYANT SUR UNE METHODE CLASSIQUE DE SYNTHESE D'ARCHITECTURES SYSTOLIQUES, CONDUIT A LA MAITRISE D'UN ENSEMBLE DE CONCEPTS ET D'OPERATEURS DE TRAITEMENT FACILEMENT EXPLOITABLES POUR LA CONCEPTION DE CIRCUITS D'ESTIMATION DE MOUVEMENT ADAPTES A UNE VASTE GAMME DE DEBITS DE TRANSMISSION. LE FORMALISME UTILISE OFFRE UNE OUVERTURE SUR UNE ETUDE ARCHITECTURALE PLUS GENERALE QUI CONCERNE UNE CLASSE D'OPERATEURS DE TYPE CONVOLUTIONNEL UTILISES EN CODAGE D'IMAGES. L'ETUDE DES PROPRIETES STRUCTURELLES COMMUNES AUX OPERATEURS DE TRAITEMENT DE CETTE CLASSE MENE A LA SPECIFICATION D'UNE STRUCTURE GENERIQUE SEMI-SYSTOLIQUE COMPATIBLE AVEC LES ENVIRONNEMENTS SYSTEMES PSEUDO-ASYNCHRONES USUELS. L'ULTIME ETAPE CONCERNE L'INTEGRATION DE SYSTEMES STANDARD DE CODAGE DE SEQUENCES D'IMAGES ANIMEES COMPOSES D'UN ENSEMBLE PEU STRUCTURE D'ALGORITHMES VARIES. POUR L'IMPLEMENTATION D'UN TEL SYSTEME, L'ARCHITECTE DISPOSE D'UN LARGE SPECTRE D'ARCHITECTURES QU'IL DOIT EXPLORER MANUELLEMENT, GUIDE PAR SON INTUITION ET SON EXPERIENCE. ENFIN, L'ETUDE ASCENDANTE DE L'IMPLEMENTATION D'UN SYSTEME DE CODAGE A L'AIDE DE CIRCUITS VLSI SPECIFIQUES PERMET DE FORMULER QUELQUES CRITIQUES A L'EGARD DE CES SYSTEMES. UNE PERSPECTIVE EST OUVERTE SUR LE DEVELOPEMENT DE SYSTEMES DE CODAGE D'IMAGES DE SECONDE GENERATION, PERMETTANT UNE COMPRESSION SUPERIEURE ET UNE VALORISATION MAXIMALE DES POTENTIALITES OFFERTES PAR LES VLSI SPECIALISES
Publisher:
ISBN:
Category :
Languages : fr
Pages : 412
Book Description
UNE SYNTHESE BIBLIOGRAPHIQUE TRES COMPLETE DES TECHNIQUES DE CODAGE DE SEQUENCES D'IMAGES ANIMEES ET LEUR EVOLUTION AU COURS DES DERNIERES ANNEES OFFRE UNE VUE D'ENSEMBLE SUR LE DOMAINE DE LA COMPRESSION D'IMAGES, ET DECRIT LES GRANDES CLASSES D'ALGORITHMES UTILISES DANS LES CODEURS DE LA PREMIERE GENERATION. L'ESTIMATION DE MOUVEMENT EST LA TACHE LA PLUS INTENSIVE EN CALCULS DANS LES CODEURS HYBRIDES A COMPENSATION DE MOUVEMENT. L'ETUDE ARCHITECTURALE DES DIFFERENTS NIVEAUX DE STRUCTURE, S'APPUYANT SUR UNE METHODE CLASSIQUE DE SYNTHESE D'ARCHITECTURES SYSTOLIQUES, CONDUIT A LA MAITRISE D'UN ENSEMBLE DE CONCEPTS ET D'OPERATEURS DE TRAITEMENT FACILEMENT EXPLOITABLES POUR LA CONCEPTION DE CIRCUITS D'ESTIMATION DE MOUVEMENT ADAPTES A UNE VASTE GAMME DE DEBITS DE TRANSMISSION. LE FORMALISME UTILISE OFFRE UNE OUVERTURE SUR UNE ETUDE ARCHITECTURALE PLUS GENERALE QUI CONCERNE UNE CLASSE D'OPERATEURS DE TYPE CONVOLUTIONNEL UTILISES EN CODAGE D'IMAGES. L'ETUDE DES PROPRIETES STRUCTURELLES COMMUNES AUX OPERATEURS DE TRAITEMENT DE CETTE CLASSE MENE A LA SPECIFICATION D'UNE STRUCTURE GENERIQUE SEMI-SYSTOLIQUE COMPATIBLE AVEC LES ENVIRONNEMENTS SYSTEMES PSEUDO-ASYNCHRONES USUELS. L'ULTIME ETAPE CONCERNE L'INTEGRATION DE SYSTEMES STANDARD DE CODAGE DE SEQUENCES D'IMAGES ANIMEES COMPOSES D'UN ENSEMBLE PEU STRUCTURE D'ALGORITHMES VARIES. POUR L'IMPLEMENTATION D'UN TEL SYSTEME, L'ARCHITECTE DISPOSE D'UN LARGE SPECTRE D'ARCHITECTURES QU'IL DOIT EXPLORER MANUELLEMENT, GUIDE PAR SON INTUITION ET SON EXPERIENCE. ENFIN, L'ETUDE ASCENDANTE DE L'IMPLEMENTATION D'UN SYSTEME DE CODAGE A L'AIDE DE CIRCUITS VLSI SPECIFIQUES PERMET DE FORMULER QUELQUES CRITIQUES A L'EGARD DE CES SYSTEMES. UNE PERSPECTIVE EST OUVERTE SUR LE DEVELOPEMENT DE SYSTEMES DE CODAGE D'IMAGES DE SECONDE GENERATION, PERMETTANT UNE COMPRESSION SUPERIEURE ET UNE VALORISATION MAXIMALE DES POTENTIALITES OFFERTES PAR LES VLSI SPECIALISES
Étude et comparaison d'algorithmes de transformée en cosinus discrète en vue de leur intégration en VLSI
Author: Hedi Hmida
Publisher:
ISBN:
Category :
Languages : en
Pages : 260
Book Description
ETUDE DE L'INTERACTION ENTRE ALGORITHME ET ARCHITECTURE. L'ETUDE DE DEUX ALGORITHMES CLASSIQUES PERMET DE SELECTIONNER UN CERTAIN NOMBRE D'OPERATEURS SPECIFIQUES DES ALGORITHMES RAPIDES A DEUX DIMENSIONS. APRES UNE PRESENTATION GENERALE DES ARCHITECTURES DES CIRCUITS VLSI (SERIE, PARALLELE, PIPELINE, SYSTOLIQUE...) ON PROPOSE UN ENSEMBLE D'OPERATEURS ARITHMETIQUES NOUVEAUX, SOIT PAR LA REDUCTION DE LA COMPLEXITE DES OPERATEURS CLASSIQUES (SCHEMAS SIMPLIFIES D'ADDITIONNEURS), SOIT PAR L'ORIGINALITE DE LEUR FONCTION (ADDITIONNEUR-SOUSTRACTEUR, OU "PAPILLON". PUIS ON APPLIQUE L'ENSEMBLE DE CES OUTILS A L'IMPLATATION D'ALGORITHMES CLASSIQUES EN ESSAYANT DE DEGAGER LES POINTS QUI FAVORISENT OU GENENT LEUR IMPLANTATION VLSI. IL EN RESULTE PLUSIEURS PROPOSITIONS D'ARCHITECTURES ET SURTOUT UN ESSAI DE MISE EN EVIDENCE DES PROBLEMES PROPRES A CES ALGORITHMES CE QUI CONDUIT A PROPOSER PLUSIEURS NOUVEAUX ALGORITHMES CORRIGEANT LES DEFAUTS ESSENTIELS DES ALGORITHMES CLASSIQUES.
Publisher:
ISBN:
Category :
Languages : en
Pages : 260
Book Description
ETUDE DE L'INTERACTION ENTRE ALGORITHME ET ARCHITECTURE. L'ETUDE DE DEUX ALGORITHMES CLASSIQUES PERMET DE SELECTIONNER UN CERTAIN NOMBRE D'OPERATEURS SPECIFIQUES DES ALGORITHMES RAPIDES A DEUX DIMENSIONS. APRES UNE PRESENTATION GENERALE DES ARCHITECTURES DES CIRCUITS VLSI (SERIE, PARALLELE, PIPELINE, SYSTOLIQUE...) ON PROPOSE UN ENSEMBLE D'OPERATEURS ARITHMETIQUES NOUVEAUX, SOIT PAR LA REDUCTION DE LA COMPLEXITE DES OPERATEURS CLASSIQUES (SCHEMAS SIMPLIFIES D'ADDITIONNEURS), SOIT PAR L'ORIGINALITE DE LEUR FONCTION (ADDITIONNEUR-SOUSTRACTEUR, OU "PAPILLON". PUIS ON APPLIQUE L'ENSEMBLE DE CES OUTILS A L'IMPLATATION D'ALGORITHMES CLASSIQUES EN ESSAYANT DE DEGAGER LES POINTS QUI FAVORISENT OU GENENT LEUR IMPLANTATION VLSI. IL EN RESULTE PLUSIEURS PROPOSITIONS D'ARCHITECTURES ET SURTOUT UN ESSAI DE MISE EN EVIDENCE DES PROBLEMES PROPRES A CES ALGORITHMES CE QUI CONDUIT A PROPOSER PLUSIEURS NOUVEAUX ALGORITHMES CORRIGEANT LES DEFAUTS ESSENTIELS DES ALGORITHMES CLASSIQUES.
Architectures massivement parallèles de systèmes sur circuits (SoC) pour le traitement de flux vidéos
Author: Julien Denoulet
Publisher:
ISBN:
Category :
Languages : fr
Pages : 178
Book Description
CETTE THESE PORTE SUR L'EVOLUTION D'UNE ARCHITECTURE SIMD MASSIVEMENT PARALLELE, RECONFIGURABLE ET PARTIELLEMENT ASYNCHRONE DEDIEE A L'ANALYSE D'IMAGES, LA MAILLE ASSOCIATIVE. CETTE ARCHITECTURE EST TIREE D'UN MODELE DE CALCUL THEORIQUE APPELE RESEAUX ASSOCIATIFS, QUI PERMET D'IMPLEMENTER DE FAÇON EFFICACE UN GRAND NOMBRE D'ALGORITHME DE TRAITEMENTS D'IMAGES. DANS L'OPTIQUE D'UNE INTEGRATION MATERIELLE SUR UNE PLATE-FORME DE TYPE SYSTEM ON CHIP (SOC), CETTE ETUDE PRESENTE LES DIVERSES POSSIBILITES D'EVOLUTION DE L'ARCHITECTURE, EN EVALUE LES COUTS MATERIELS ET LES REPERCUSSIONS SUR LES PERFORMANCES DU CIRCUIT, DANS UNE PROBLEMATIQUE D'ADEQUATION ALGORITHME ARCHITECTURE. NOUS MONTRONS QU'UNE REORGANISATION DE LA STRUCTURE FONDEE SUR LA VIRTUALISATION DE SES PROCESSEURS ELEMENTAIRES PERMET DE REDUIRE DE FAÇON SUBSTANTIELLE LA SURFACE DU CIRCUIT, ET OUVRE DE NOUVELLES PERSPECTIVES DE CALCUL OU DE GESTION DE LA MEMOIRE. A L'AIDE D'UN ENVIRONNEMENT DE PROGRAMMATION ET D'EVALUATION BATI AUTOUR D'UNE BIBLIOTHEQUE DE SIMULATION DES RESEAUX ASSOCIATIFS ET D'UNE DESCRIPTION PARAMETRABLE DE L'ARCHITECTURE EN LANGAGE SYSTEM C, NOUS MONTRONS QUE LA MAILLE ASSOCIATIVE VIRTUALISEE PERMET DE SOUTENIR DES CADENCES DE TRAITEMENT TEMPS-REEL POUR UN GRAND NOMBRE D'ALGORITHMES D'ANALYSE D'IMAGES : OPERATIONS DE PRETRAITEMENTS (FILTRAGE PAR CONVOLUTION, OPERATIONS STATISTIQUES OU DE MORPHOLOGIE MATHEMATIQUE), SEGMENTATIONS PAR DECOUPE OU FUSION DE VORONOÏ ET LIGNE DE PARTAGE DES EAUX, DETECTION DE MOUVEMENTS PAR RELAXATION MARKOVIENNE.
Publisher:
ISBN:
Category :
Languages : fr
Pages : 178
Book Description
CETTE THESE PORTE SUR L'EVOLUTION D'UNE ARCHITECTURE SIMD MASSIVEMENT PARALLELE, RECONFIGURABLE ET PARTIELLEMENT ASYNCHRONE DEDIEE A L'ANALYSE D'IMAGES, LA MAILLE ASSOCIATIVE. CETTE ARCHITECTURE EST TIREE D'UN MODELE DE CALCUL THEORIQUE APPELE RESEAUX ASSOCIATIFS, QUI PERMET D'IMPLEMENTER DE FAÇON EFFICACE UN GRAND NOMBRE D'ALGORITHME DE TRAITEMENTS D'IMAGES. DANS L'OPTIQUE D'UNE INTEGRATION MATERIELLE SUR UNE PLATE-FORME DE TYPE SYSTEM ON CHIP (SOC), CETTE ETUDE PRESENTE LES DIVERSES POSSIBILITES D'EVOLUTION DE L'ARCHITECTURE, EN EVALUE LES COUTS MATERIELS ET LES REPERCUSSIONS SUR LES PERFORMANCES DU CIRCUIT, DANS UNE PROBLEMATIQUE D'ADEQUATION ALGORITHME ARCHITECTURE. NOUS MONTRONS QU'UNE REORGANISATION DE LA STRUCTURE FONDEE SUR LA VIRTUALISATION DE SES PROCESSEURS ELEMENTAIRES PERMET DE REDUIRE DE FAÇON SUBSTANTIELLE LA SURFACE DU CIRCUIT, ET OUVRE DE NOUVELLES PERSPECTIVES DE CALCUL OU DE GESTION DE LA MEMOIRE. A L'AIDE D'UN ENVIRONNEMENT DE PROGRAMMATION ET D'EVALUATION BATI AUTOUR D'UNE BIBLIOTHEQUE DE SIMULATION DES RESEAUX ASSOCIATIFS ET D'UNE DESCRIPTION PARAMETRABLE DE L'ARCHITECTURE EN LANGAGE SYSTEM C, NOUS MONTRONS QUE LA MAILLE ASSOCIATIVE VIRTUALISEE PERMET DE SOUTENIR DES CADENCES DE TRAITEMENT TEMPS-REEL POUR UN GRAND NOMBRE D'ALGORITHMES D'ANALYSE D'IMAGES : OPERATIONS DE PRETRAITEMENTS (FILTRAGE PAR CONVOLUTION, OPERATIONS STATISTIQUES OU DE MORPHOLOGIE MATHEMATIQUE), SEGMENTATIONS PAR DECOUPE OU FUSION DE VORONOÏ ET LIGNE DE PARTAGE DES EAUX, DETECTION DE MOUVEMENTS PAR RELAXATION MARKOVIENNE.
CONTRIBUTION AU PARALLELISME MASSIF EN ANALYSE D'IMAGE
Author: DIDIER.. DULAC
Publisher:
ISBN:
Category :
Languages : fr
Pages : 181
Book Description
CETTE ETUDE S'INSCRIT DANS LA RECHERCHE D'ARCHITECTURES INFORMATIQUES DEDIEES A RESOUDRE LES PROBLEMES DE VISION ARTIFICIELLE. NOUS PRESENTONS UN MODELE DE CALCUL ORIGINAL: LE MODELE DE RESEAU ASSOCIATIF. CELUI-CI SE CARACTERISE PAR L'APPLICATION D'OPERATEURS ASSOCIATIFS SUR UN RESEAU ORIENTE ET LOCALEMENT RECONFIGURABLE. CES OPERATIONS CONJUGUENT LES ASPECTS COMMUNICATIONS ET LES ASPECTS CALCULS GRACE A DES TECHNIQUES ASYNCHRONES DE PROPAGATION ET DE COMBINAISON DE L'INFORMATION. PLUS PRECISEMENT, NOUS ETUDIONS LA REALISATION D'UNE NOUVELLE ARCHITECTURE SIMD DEDIEE AU TRAITEMENT D'IMAGE, LA MAILLE ASSOCIATIVE D'ORSAY, APPLICATION DU MODELE SUR UNE TOPOLOGIE EN GRILLE. NOUS DETAILLONS LES RESULTATS, LIES D'UNE PART, AUX DIFFERENTES ETUDES ET PROSPECTIVES MENEES LORS DE LA DEFINITION DE L'ARCHITECTURE, ET LIES D'AUTRE PART A L'EVALUATION DE LA MACHINE. L'ETUDE EST MENEE SELON QUATRE VOIES COMPLEMENTAIRES: UNE VOIE FONCTIONNELLE AVEC LA CONCEPTION D'UNE ARCHITECTURE FONCTIONNELLE MONTRANT LE REALISME DU MODELE ; UNE VOIE MATERIELLE AVEC LA REALISATION ET MISE EN UVRE D'UN CIRCUIT, VALIDANT LES PRINCIPES ; UNE VOIE CONTROLE AVEC LA PROPOSITION D'UNE ARCHITECTURE DE CONTROLE MONTRANT L'APTITUDE DE L'ARCHITECTURE A ETRE INSEREE DANS UN SYSTEME COMPLET ; UNE VOIE ALGORITHMIQUE PRESENTANT L'EVALUATION DE PRIMITIVES ASYNCHRONES DE BASE ET D'ALGORITHMES DE TRAITEMENT D'IMAGE. CE TRAVAIL CONSTITUE UNE EVALUATION MEME DU MODELE DE CALCUL. LES RESULTATS MONTRENT QU'IL EST PARFAITEMENT APTE A ETRE IMPLANTE PHYSIQUEMENT. SON APPLICATION SUR UNE TOPOLOGIE PLANAIRE GARANTI LA REALISATION EFFICACE D'OPERATIONS GLOBALES TOUT EN PERMETTANT UNE INTEGRATION MASSIVE. LES PRIMITIVES ASYNCHRONES S'AVERENT PARTICULIEREMENT PUISSANTES, TANT AU NIVEAU TEMPS DE CALCUL QU'AU NIVEAU EXPRESSIVITE ALGORITHMIQUE. LES PERFORMANCES, PAR LE COTE ASYNCHRONE DU PRINCIPE QUI LES REGIT, DEVRAIENT S'AMELIORER NATURELLEMENT AVEC L'EVOLUTION TECHNOLOGIQUE
Publisher:
ISBN:
Category :
Languages : fr
Pages : 181
Book Description
CETTE ETUDE S'INSCRIT DANS LA RECHERCHE D'ARCHITECTURES INFORMATIQUES DEDIEES A RESOUDRE LES PROBLEMES DE VISION ARTIFICIELLE. NOUS PRESENTONS UN MODELE DE CALCUL ORIGINAL: LE MODELE DE RESEAU ASSOCIATIF. CELUI-CI SE CARACTERISE PAR L'APPLICATION D'OPERATEURS ASSOCIATIFS SUR UN RESEAU ORIENTE ET LOCALEMENT RECONFIGURABLE. CES OPERATIONS CONJUGUENT LES ASPECTS COMMUNICATIONS ET LES ASPECTS CALCULS GRACE A DES TECHNIQUES ASYNCHRONES DE PROPAGATION ET DE COMBINAISON DE L'INFORMATION. PLUS PRECISEMENT, NOUS ETUDIONS LA REALISATION D'UNE NOUVELLE ARCHITECTURE SIMD DEDIEE AU TRAITEMENT D'IMAGE, LA MAILLE ASSOCIATIVE D'ORSAY, APPLICATION DU MODELE SUR UNE TOPOLOGIE EN GRILLE. NOUS DETAILLONS LES RESULTATS, LIES D'UNE PART, AUX DIFFERENTES ETUDES ET PROSPECTIVES MENEES LORS DE LA DEFINITION DE L'ARCHITECTURE, ET LIES D'AUTRE PART A L'EVALUATION DE LA MACHINE. L'ETUDE EST MENEE SELON QUATRE VOIES COMPLEMENTAIRES: UNE VOIE FONCTIONNELLE AVEC LA CONCEPTION D'UNE ARCHITECTURE FONCTIONNELLE MONTRANT LE REALISME DU MODELE ; UNE VOIE MATERIELLE AVEC LA REALISATION ET MISE EN UVRE D'UN CIRCUIT, VALIDANT LES PRINCIPES ; UNE VOIE CONTROLE AVEC LA PROPOSITION D'UNE ARCHITECTURE DE CONTROLE MONTRANT L'APTITUDE DE L'ARCHITECTURE A ETRE INSEREE DANS UN SYSTEME COMPLET ; UNE VOIE ALGORITHMIQUE PRESENTANT L'EVALUATION DE PRIMITIVES ASYNCHRONES DE BASE ET D'ALGORITHMES DE TRAITEMENT D'IMAGE. CE TRAVAIL CONSTITUE UNE EVALUATION MEME DU MODELE DE CALCUL. LES RESULTATS MONTRENT QU'IL EST PARFAITEMENT APTE A ETRE IMPLANTE PHYSIQUEMENT. SON APPLICATION SUR UNE TOPOLOGIE PLANAIRE GARANTI LA REALISATION EFFICACE D'OPERATIONS GLOBALES TOUT EN PERMETTANT UNE INTEGRATION MASSIVE. LES PRIMITIVES ASYNCHRONES S'AVERENT PARTICULIEREMENT PUISSANTES, TANT AU NIVEAU TEMPS DE CALCUL QU'AU NIVEAU EXPRESSIVITE ALGORITHMIQUE. LES PERFORMANCES, PAR LE COTE ASYNCHRONE DU PRINCIPE QUI LES REGIT, DEVRAIENT S'AMELIORER NATURELLEMENT AVEC L'EVOLUTION TECHNOLOGIQUE