Etude d'algorithmes et conception d'architecture VLSI pour les transformations d'images en temps reel

Etude d'algorithmes et conception d'architecture VLSI pour les transformations d'images en temps reel PDF Author: Min Zhao
Publisher:
ISBN:
Category :
Languages : fr
Pages :

Get Book Here

Book Description

Etude d'algorithmes et conception d'architecture VLSI pour les transformations d'images en temps reel

Etude d'algorithmes et conception d'architecture VLSI pour les transformations d'images en temps reel PDF Author: Min Zhao
Publisher:
ISBN:
Category :
Languages : fr
Pages :

Get Book Here

Book Description


Scientific and Technical Aerospace Reports

Scientific and Technical Aerospace Reports PDF Author:
Publisher:
ISBN:
Category : Aeronautics
Languages : en
Pages : 564

Get Book Here

Book Description


ETUDE D'ALGORITHMES ET CONCEPTION D'ARCHITECTURES VLSI POUR LES TRANSFORMATIONS D'IMAGES EN TEMPS REEL

ETUDE D'ALGORITHMES ET CONCEPTION D'ARCHITECTURES VLSI POUR LES TRANSFORMATIONS D'IMAGES EN TEMPS REEL PDF Author: MIN.. ZHAO
Publisher:
ISBN:
Category :
Languages : fr
Pages :

Get Book Here

Book Description
L'OBJECTIF DE LA TRANSFORMEE GEOMETRIQUE EST DE DEFORMER UNE IMAGE SELON UNE CERTAINE FONCTION QUI PEUT ETRE LINEAIRE (ROTATION + TRANSLATION) OU PLUS COMPLEXE POLYNOMIALE, PAR ZONE...). LES COORDONNEES DU PIXEL ANTECEDENT DANS L'IMAGE SOURCE (CELLE QUE L'ON VEUT TRANSFORMER) SONT TOUT D'ABORD CALCULEES POUR TOUS LES PIXELS DE L'IMAGE CIBLE (CELLE QUE L'ON VEUT OBTENIR). POUR CELA, TOUTES LES COORDONNEES DE L'IMAGE CIBLE SONT BALAYEES ET, POUR OBTENIR LES COORDONNEES DU PIXEL ANTECEDENT, LA FONCTION RECIPROQUE EST APPLIQUEE (PHASE DE TRANSFORMATION GEOMETRIQUE OU TG). LES COORDONNEES OBTENUES, EN THEORIE DANS R, ONT EN PRATIQUE (LA PRECISION DU CALCUL ETANT FINIE) QUELQUES BITS APRES LA VIRGULE. LE POINT ANTECEDENT N'EST DONC PAS, EN GENERAL, UN POINT D'ECHANTILLONNAGE DE L'IMAGE SOURCE (IL EST ENTRE QUATRE PIWELS ADJACENTS). UNE INTERPOLATION EST DONC EFFECTUEE POUR OBTENIR UNE ESTIMATION DE LA VALEUR DE CE POINT. LA FONCTION D'INTERPOLATION PEUT ETRE DIVERSE (PLUS PROCHE VOISIN, BILINEAIRE AUX QUATRE PLUS PROCHES VOISINS, SPLINES CUBIQUES...) SELON LA QUALITE SOUHAITEE. POUR CELA, IL CONVIENT D'ALLER CHERCHER LES PIXELS ENTRANT EN JEU DANS CETTE INTERPOLATION DANS LA MEMOIRE OU ILS SONT STOCKES EN EFFECTUANT UN ACCES MEMOIRE DANS UNE MEMOIRE DE BLOC (MEMBLOC), PUIS ON CALCULE L'INTERPOLATION (INTERP). COMME ON LE VERRA ULTERIEUREMENT, CHACUNE DES PHASES (TG, AM, IP) POSE DES PROBLEMES ARCHITECTURAUX BIEN PARTICULIERS

Media Processors

Media Processors PDF Author:
Publisher:
ISBN:
Category : Digital video
Languages : en
Pages : 222

Get Book Here

Book Description


Media Processors 1999

Media Processors 1999 PDF Author: Subramania I. Sudharsanan
Publisher: SPIE-International Society for Optical Engineering
ISBN:
Category : Computers
Languages : en
Pages : 218

Get Book Here

Book Description
This text brings together 20 papers presented at the 1999 IS&T/SPIE Electronic Imaging Symposium, examining media processors. It covers media processors, video processing hardware and software, and the implementation and application of MPEG-4.

Government Reports Announcements & Index

Government Reports Announcements & Index PDF Author:
Publisher:
ISBN:
Category : Science
Languages : en
Pages : 1250

Get Book Here

Book Description


VALIDATION TEMPS REEL D'ALGORITHMES DE TRAITEMENT D'IMAGES SUR UNE ARCHITECTURE RECONFIGURABLE APPLICATION AU CODAGE D'IMAGES ET A LA DETECTION DE MOUVEMENTS

VALIDATION TEMPS REEL D'ALGORITHMES DE TRAITEMENT D'IMAGES SUR UNE ARCHITECTURE RECONFIGURABLE APPLICATION AU CODAGE D'IMAGES ET A LA DETECTION DE MOUVEMENTS PDF Author: MESSAOUD.. MOSTEFAI
Publisher:
ISBN:
Category :
Languages : fr
Pages : 134

Get Book Here

Book Description
CE MEMOIRE PRESENTE UNE EXPERIENCE D'ADEQUATION ALGORITHME/ARCHITECTURE POUR LE PROTOTYPAGE D'UN CODEUR D'IMAGES TEMPS REEL DESTINE A LA TELESURVEILLANCE. CE DERNIER MET EN UVRE DEUX ALGORITHMES: LE PREMIER POUR LA COMPRESSION ET LE STOCKAGE DES SCENES SURVEILLEES, LE SECOND POUR L'EXTRACTION ET LA TRANSMISSION DE LA SILHOUETTE DES OBJETS MOBILES. AFIN DE REDUIRE LES COUTS DE DEVELOPPEMENT, LA TECHNOLOGIE RECONFIGURABLE A ETE CHOISIE. CETTE DERNIERE PERMET DE DEVELOPPER ET DE TESTER EN TEMPS REEL DIVERS ALGORITHMES DE TRAITEMENT D'IMAGES, SANS AVOIR A EFFECTUER TROP DE MODIFICATIONS POUR PASSER D'UNE APPLICATION A UNE AUTRE. CETTE FLEXIBILITE EST PAYEE AU PRIX D'UN SURPLUS DE SURFACE COMPARE AUX CIRCUITS PERSONNALISES ET CE POUR LA MEME FONCTION IMPLANTEE. CECI NOUS A AMENE A CHOISIR ET A DEVELOPPER DES ALGORITHMES ET MEME A INTRODUIRE DES MODIFICATIONS DE FACON A ATTEINDRE L'OBJECTIF COUT/PERFORMANCE. DANS CE TRAVAIL LE PROBLEME COUT S'EST POSE LORS DE L'IMPLANTATION DE LA TRANSFORMEE DE HADAMARD (CHOISIE POUR L'ARCHIVAGE D'IMAGES). UNE SOLUTION EST PROPOSEE SUITE A UNE ETUDE APPROFONDIE DES PROPRIETES DES TRANSFORMATIONS QUI A PERMIS DE DEVELOPPER UNE VARIANTE DE LA TRANSFORMEE DE HADAMARD (APPELEE TRANSFORMEE DE HADAMARD REDUITE, NOTEE THR). CETTE SOLUTION EST FACILEMENT APPLICABLE A D'AUTRES TRANSFORMATIONS TELLES LA TCD. POUR CE QUI EST DE LA PERFORMANCE QUI DANS NOTRE CAS RESIDE DANS L'ADJONCTION D'UNE INFORMATION VISUELLE RAPIDEMENT TRANSMISSIBLE, IL A FALLU ASSOCIER UN OPERATEUR D'EXTRACTION DES CONTOURS D'OBJETS MOBILES QUI MINIMISE LA SURFACE D'IMPLANTATION TOUT EN OFFRANT DES RESULTATS SATISFAISANTS DU POINT DE VUE QUALITE D'INTERPRETATION. POUR CELA, DEUX METHODES D'EXTRACTION DE CONTOURS (L'UNE UTILISANT L'APPROCHE GRADIENT, L'AUTRE L'APPROCHE FLOUE) ONT ETE VALIDEES ET CE EN UTILISANT LA MEME STRUCTURE MATERIELLE

Government reports annual index

Government reports annual index PDF Author:
Publisher:
ISBN:
Category :
Languages : en
Pages : 1388

Get Book Here

Book Description


ARCHITECTURES VLSI POUR LE TRAITEMENT D'IMAGES

ARCHITECTURES VLSI POUR LE TRAITEMENT D'IMAGES PDF Author: Nicolas Demassieux
Publisher:
ISBN:
Category :
Languages : fr
Pages : 249

Get Book Here

Book Description
LE DOMAINE DE L'ARCHITECTURE INTEGREE POUR LE TRAITEMENT D'IMAGES EN TEMPS REEL ARRIVE MAINTENANT A MATURITE; LES PREMIERS PRODUITS INDUSTRIELS SORTENT ACTUELLEMENT. IL NOUS PARAISSAIT DONC IMPORTANT D'EFFECTUER UN TOUR D'HORIZON DES CIRCUITS INTEGRES POUR LE TRAITEMENT D'IMAGES EN TEMPS REEL. AINSI, CETTE THESE PRESENTE DANS LE DETAIL LES PROBLEMES D'ENTREE-SORTIE ET DE MEMORISATION, LES FILTRAGES A BASE DE TRI, LES TRANSFORMATIONS COMME LA TRANSFORMEE EN COSINUS DISCRETE OU LES TRANSFORMATIONS GEOMETRIQUES. UN TRAVAIL SUR L'OPTIMISATION ARCHITECTURALE POUR DE TELS PROBLEMES PRECEDE EN GENERAL LA PRESENTATION D'UNE OU DE PLUSIEURS REALISATIONS DE CIRCUITS INTEGRES. CEPENDANT, LA ROUTE EST ENCORE LONGUE POUR ACCEDER A UNE REELLE MAITRISE DES ARCHITECTURES INTEGREES. IL NOUS EST DONC AUSSI APPARU IMPORTANT DE MIEUX COMPRENDRE LES LOIS REGISSANT LES IMPLANTATIONS MATERIELLES, PLUS PARTICULIEREMENT SOUS FORME DE CIRCUITS VLSI. CES LOIS DE L'ARCHITECTURE RELIENT DES PARAMETRES TELS QUE LA PUISSANCE DE CALCUL, LA MEMORISATION NECESSAIRE ET LE DEBIT DES COMMUNICATIONS ENTRE LES DIFFERENTES RESSOURCES MATERIELLES, AINSI QUE, A UN NIVEAU INFERIEUR, SURFACE, VITESSE ET CONSOMMATION DES OPERATEURS. LA COMPREHENSION DE CES LOIS PERMET D'OPTIMISER DES OPERATEURS INTEGRES, DE DEGAGER LES COMPROMIS POSSIBLES POUR UNE ARCHITECTURE DONNEE ET PLUS GENERALEMENT, DE MODELISER LES ARCHITECTURES. CETTE THESE ESSAYE DONC DE SATISFAIRE DE DEUX OBJECTIFS: PRESENTER UN TOUR D'HORIZON DES CIRCUITS INTEGRES POUR LE TRAITEMENT D'IMAGES EN TEMPS REEL ET PROPOSER UN MODELE PRATIQUE DE TELLES ARCHITECTURES AFIN DE CONTRIBUER A LA COMPREHENSION DES MECANISMES ET DE L'EFFICACITE DU TRAITEMENT MATERIEL DE L'INFORMATION.

Morphological Image Processing: Architecture and VLSI design

Morphological Image Processing: Architecture and VLSI design PDF Author: P.P. Jonker
Publisher: Springer Science & Business Media
ISBN: 1461528046
Category : Technology & Engineering
Languages : en
Pages : 294

Get Book Here

Book Description
Summary Based on the experiences of past designs and the outcome of recent studies in the comparisons of low-level image processing architectures, a pipelined system for real time low-image processing has been designed and realized in CMOS technology. To minimize design pitfalls, a study was performed to the details of the design solutions that have been found in embodimentsof the three main architectural groups of image processing; the Square Processor Arrays, the Linear Processor Arrays and the Pipelines. This is reflected in a theoretical model. As the design is based on bitplane-wise processing of images, research was performed on the principles ofCellularLogic Processing of two dimensional images. of binary A methodology has been developed that is based on the transformation images using sets of Hit-or-Miss masks. This method appeared to be extendable to higher dimensional images. A theoretical model for the generation of break-point conditions in high dimensional images has been developed, and applied up to dimension three.